1
2
3
4
5
6
7
8
9
10
11
12
13
14
15#include <twl4030.h>
16#include <common.h>
17#include <asm/io.h>
18#include <asm/arch/mux.h>
19#include <asm/arch/sys_proto.h>
20#include <asm/gpio.h>
21
22DECLARE_GLOBAL_DATA_PTR;
23
24#define TWL4030_I2C_BUS 0
25
26
27
28
29
30int board_init(void)
31{
32 gpmc_init();
33
34 gd->bd->bi_arch_number = MACH_TYPE_OVERO;
35
36 gd->bd->bi_boot_params = (OMAP34XX_SDRC_CS0 + 0x100);
37
38 return 0;
39}
40
41#define MUX_OVERO() \
42 \
43 MUX_VAL(CP(SDRC_D0), (IEN | PTD | DIS | M0)) \
44 MUX_VAL(CP(SDRC_D1), (IEN | PTD | DIS | M0)) \
45 MUX_VAL(CP(SDRC_D2), (IEN | PTD | DIS | M0)) \
46 MUX_VAL(CP(SDRC_D3), (IEN | PTD | DIS | M0)) \
47 MUX_VAL(CP(SDRC_D4), (IEN | PTD | DIS | M0)) \
48 MUX_VAL(CP(SDRC_D5), (IEN | PTD | DIS | M0)) \
49 MUX_VAL(CP(SDRC_D6), (IEN | PTD | DIS | M0)) \
50 MUX_VAL(CP(SDRC_D7), (IEN | PTD | DIS | M0)) \
51 MUX_VAL(CP(SDRC_D8), (IEN | PTD | DIS | M0)) \
52 MUX_VAL(CP(SDRC_D9), (IEN | PTD | DIS | M0)) \
53 MUX_VAL(CP(SDRC_D10), (IEN | PTD | DIS | M0)) \
54 MUX_VAL(CP(SDRC_D11), (IEN | PTD | DIS | M0)) \
55 MUX_VAL(CP(SDRC_D12), (IEN | PTD | DIS | M0)) \
56 MUX_VAL(CP(SDRC_D13), (IEN | PTD | DIS | M0)) \
57 MUX_VAL(CP(SDRC_D14), (IEN | PTD | DIS | M0)) \
58 MUX_VAL(CP(SDRC_D15), (IEN | PTD | DIS | M0)) \
59 MUX_VAL(CP(SDRC_D16), (IEN | PTD | DIS | M0)) \
60 MUX_VAL(CP(SDRC_D17), (IEN | PTD | DIS | M0)) \
61 MUX_VAL(CP(SDRC_D18), (IEN | PTD | DIS | M0)) \
62 MUX_VAL(CP(SDRC_D19), (IEN | PTD | DIS | M0)) \
63 MUX_VAL(CP(SDRC_D20), (IEN | PTD | DIS | M0)) \
64 MUX_VAL(CP(SDRC_D21), (IEN | PTD | DIS | M0)) \
65 MUX_VAL(CP(SDRC_D22), (IEN | PTD | DIS | M0)) \
66 MUX_VAL(CP(SDRC_D23), (IEN | PTD | DIS | M0)) \
67 MUX_VAL(CP(SDRC_D24), (IEN | PTD | DIS | M0)) \
68 MUX_VAL(CP(SDRC_D25), (IEN | PTD | DIS | M0)) \
69 MUX_VAL(CP(SDRC_D26), (IEN | PTD | DIS | M0)) \
70 MUX_VAL(CP(SDRC_D27), (IEN | PTD | DIS | M0)) \
71 MUX_VAL(CP(SDRC_D28), (IEN | PTD | DIS | M0)) \
72 MUX_VAL(CP(SDRC_D29), (IEN | PTD | DIS | M0)) \
73 MUX_VAL(CP(SDRC_D30), (IEN | PTD | DIS | M0)) \
74 MUX_VAL(CP(SDRC_D31), (IEN | PTD | DIS | M0)) \
75 MUX_VAL(CP(SDRC_CLK), (IEN | PTD | DIS | M0)) \
76 MUX_VAL(CP(SDRC_DQS0), (IEN | PTD | DIS | M0)) \
77 MUX_VAL(CP(SDRC_DQS1), (IEN | PTD | DIS | M0)) \
78 MUX_VAL(CP(SDRC_DQS2), (IEN | PTD | DIS | M0)) \
79 MUX_VAL(CP(SDRC_DQS3), (IEN | PTD | DIS | M0)) \
80 \
81 MUX_VAL(CP(GPMC_A1), (IDIS | PTU | EN | M0)) \
82 MUX_VAL(CP(GPMC_A2), (IDIS | PTU | EN | M0)) \
83 MUX_VAL(CP(GPMC_A3), (IDIS | PTU | EN | M0)) \
84 MUX_VAL(CP(GPMC_A4), (IDIS | PTU | EN | M0)) \
85 MUX_VAL(CP(GPMC_A5), (IDIS | PTU | EN | M0)) \
86 MUX_VAL(CP(GPMC_A6), (IDIS | PTU | EN | M0)) \
87 MUX_VAL(CP(GPMC_A7), (IDIS | PTU | EN | M0)) \
88 MUX_VAL(CP(GPMC_A8), (IDIS | PTU | EN | M0)) \
89 MUX_VAL(CP(GPMC_A9), (IDIS | PTU | EN | M0)) \
90 MUX_VAL(CP(GPMC_A10), (IDIS | PTU | EN | M0)) \
91 MUX_VAL(CP(GPMC_D0), (IEN | PTU | EN | M0)) \
92 MUX_VAL(CP(GPMC_D1), (IEN | PTU | EN | M0)) \
93 MUX_VAL(CP(GPMC_D2), (IEN | PTU | EN | M0)) \
94 MUX_VAL(CP(GPMC_D3), (IEN | PTU | EN | M0)) \
95 MUX_VAL(CP(GPMC_D4), (IEN | PTU | EN | M0)) \
96 MUX_VAL(CP(GPMC_D5), (IEN | PTU | EN | M0)) \
97 MUX_VAL(CP(GPMC_D6), (IEN | PTU | EN | M0)) \
98 MUX_VAL(CP(GPMC_D7), (IEN | PTU | EN | M0)) \
99 MUX_VAL(CP(GPMC_D8), (IEN | PTU | EN | M0)) \
100 MUX_VAL(CP(GPMC_D9), (IEN | PTU | EN | M0)) \
101 MUX_VAL(CP(GPMC_D10), (IEN | PTU | EN | M0)) \
102 MUX_VAL(CP(GPMC_D11), (IEN | PTU | EN | M0)) \
103 MUX_VAL(CP(GPMC_D12), (IEN | PTU | EN | M0)) \
104 MUX_VAL(CP(GPMC_D13), (IEN | PTU | EN | M0)) \
105 MUX_VAL(CP(GPMC_D14), (IEN | PTU | EN | M0)) \
106 MUX_VAL(CP(GPMC_D15), (IEN | PTU | EN | M0)) \
107 MUX_VAL(CP(GPMC_NCS0), (IDIS | PTU | EN | M0)) \
108 MUX_VAL(CP(GPMC_NCS2), (IDIS | PTU | EN | M0)) \
109 MUX_VAL(CP(GPMC_NCS3), (IEN | PTU | EN | M4)) \
110 \
111 MUX_VAL(CP(GPMC_NCS7), (IEN | PTU | EN | M0)) \
112 MUX_VAL(CP(GPMC_NBE1), (IEN | PTD | DIS | M0)) \
113 MUX_VAL(CP(GPMC_CLK), (IEN | PTU | EN | M0)) \
114 MUX_VAL(CP(GPMC_NADV_ALE), (IDIS | PTD | DIS | M0)) \
115 MUX_VAL(CP(GPMC_NOE), (IDIS | PTD | DIS | M0)) \
116 MUX_VAL(CP(GPMC_NWE), (IDIS | PTD | DIS | M0)) \
117 MUX_VAL(CP(GPMC_NBE0_CLE), (IDIS | PTD | DIS | M0)) \
118 MUX_VAL(CP(GPMC_NWP), (IEN | PTD | DIS | M0)) \
119 MUX_VAL(CP(GPMC_WAIT0), (IEN | PTU | EN | M0)) \
120 \
121 MUX_VAL(CP(CAM_HS), (IEN | PTU | DIS | M0)) \
122 MUX_VAL(CP(CAM_VS), (IEN | PTU | DIS | M0)) \
123 MUX_VAL(CP(CAM_XCLKA), (IDIS | PTD | DIS | M0)) \
124 MUX_VAL(CP(CAM_PCLK), (IEN | PTU | DIS | M0)) \
125 MUX_VAL(CP(CAM_D0), (IEN | PTD | DIS | M0)) \
126 MUX_VAL(CP(CAM_D1), (IEN | PTD | DIS | M0)) \
127 MUX_VAL(CP(CAM_D2), (IEN | PTD | DIS | M0)) \
128 MUX_VAL(CP(CAM_D3), (IEN | PTD | DIS | M0)) \
129 MUX_VAL(CP(CAM_D4), (IEN | PTD | DIS | M0)) \
130 MUX_VAL(CP(CAM_D5), (IEN | PTD | DIS | M0)) \
131 MUX_VAL(CP(CAM_D6), (IEN | PTD | DIS | M0)) \
132 MUX_VAL(CP(CAM_D7), (IEN | PTD | DIS | M0)) \
133 MUX_VAL(CP(CAM_D8), (IEN | PTD | DIS | M0)) \
134 MUX_VAL(CP(CAM_D9), (IEN | PTD | DIS | M0)) \
135 MUX_VAL(CP(CAM_D10), (IEN | PTD | DIS | M0)) \
136 MUX_VAL(CP(CAM_D11), (IEN | PTD | DIS | M0)) \
137 MUX_VAL(CP(CSI2_DX0), (IEN | PTD | EN | M4)) \
138 MUX_VAL(CP(CSI2_DY0), (IEN | PTD | EN | M4)) \
139 MUX_VAL(CP(CSI2_DY1), (IEN | PTD | EN | M4)) \
140 \
141 MUX_VAL(CP(MCBSP2_FSX), (IEN | PTD | DIS | M0)) \
142 MUX_VAL(CP(MCBSP2_CLKX), (IEN | PTD | DIS | M0)) \
143 MUX_VAL(CP(MCBSP2_DR), (IEN | PTD | DIS | M0)) \
144 MUX_VAL(CP(MCBSP2_DX), (IDIS | PTD | DIS | M0)) \
145 \
146 MUX_VAL(CP(MMC1_CLK), (IEN | PTU | EN | M0)) \
147 MUX_VAL(CP(MMC1_CMD), (IEN | PTU | EN | M0)) \
148 MUX_VAL(CP(MMC1_DAT0), (IEN | PTU | EN | M0)) \
149 MUX_VAL(CP(MMC1_DAT1), (IEN | PTU | EN | M0)) \
150 MUX_VAL(CP(MMC1_DAT2), (IEN | PTU | EN | M0)) \
151 MUX_VAL(CP(MMC1_DAT3), (IEN | PTU | EN | M0)) \
152 MUX_VAL(CP(MMC1_DAT4), (IEN | PTU | EN | M0)) \
153 MUX_VAL(CP(MMC1_DAT5), (IEN | PTU | EN | M0)) \
154 MUX_VAL(CP(MMC1_DAT6), (IEN | PTU | EN | M0)) \
155 MUX_VAL(CP(MMC1_DAT7), (IEN | PTU | EN | M0)) \
156 \
157 MUX_VAL(CP(MMC2_CLK), (IEN | PTU | EN | M4)) \
158 MUX_VAL(CP(MMC2_CMD), (IEN | PTU | EN | M0)) \
159 MUX_VAL(CP(MMC2_DAT0), (IEN | PTU | EN | M0)) \
160 MUX_VAL(CP(MMC2_DAT1), (IEN | PTU | EN | M0)) \
161 MUX_VAL(CP(MMC2_DAT2), (IEN | PTU | EN | M0)) \
162 MUX_VAL(CP(MMC2_DAT3), (IEN | PTU | EN | M0)) \
163 MUX_VAL(CP(MMC2_DAT4), (IEN | PTU | EN | M1)) \
164 MUX_VAL(CP(MMC2_DAT5), (IEN | PTU | EN | M1)) \
165 MUX_VAL(CP(MMC2_DAT6), (IEN | PTU | EN | M1)) \
166 MUX_VAL(CP(MMC2_DAT7), (IEN | PTU | EN | M4)) \
167 \
168 MUX_VAL(CP(MCBSP3_DX), (IEN | PTD | DIS | M1)) \
169 MUX_VAL(CP(MCBSP3_DR), (IDIS | PTD | DIS | M1)) \
170 MUX_VAL(CP(MCBSP3_CLKX), (IDIS | PTD | DIS | M1)) \
171 MUX_VAL(CP(MCBSP3_FSX), (IEN | PTD | DIS | M1)) \
172 MUX_VAL(CP(UART1_RTS), (IEN | PTU | DIS | M4)) \
173 MUX_VAL(CP(MCBSP4_CLKX), (IEN | PTD | DIS | M0)) \
174 MUX_VAL(CP(MCBSP4_DR), (IEN | PTD | DIS | M0)) \
175 MUX_VAL(CP(MCBSP4_DX), (IEN | PTD | DIS | M0)) \
176 MUX_VAL(CP(MCBSP4_FSX), (IEN | PTD | DIS | M0)) \
177 MUX_VAL(CP(MCBSP1_CLKR), (IEN | PTD | DIS | M0)) \
178 MUX_VAL(CP(MCBSP1_FSR), (IEN | PTD | DIS | M0)) \
179 MUX_VAL(CP(MCBSP1_DX), (IEN | PTD | DIS | M0)) \
180 MUX_VAL(CP(MCBSP1_DR), (IEN | PTD | DIS | M0)) \
181 MUX_VAL(CP(MCBSP_CLKS), (IEN | PTU | DIS | M0)) \
182 MUX_VAL(CP(MCBSP1_FSX), (IEN | PTD | DIS | M0)) \
183 MUX_VAL(CP(MCBSP1_CLKX), (IEN | PTD | DIS | M0)) \
184 \
185 MUX_VAL(CP(UART3_RTS_SD), (IEN | PTU | EN | M4)) \
186 \
187 MUX_VAL(CP(UART3_RX_IRRX), (IEN | PTU | EN | M0)) \
188 MUX_VAL(CP(UART3_TX_IRTX), (IDIS | PTD | DIS | M0)) \
189 MUX_VAL(CP(HSUSB0_CLK), (IEN | PTD | DIS | M0)) \
190 MUX_VAL(CP(HSUSB0_STP), (IDIS | PTU | EN | M0)) \
191 MUX_VAL(CP(HSUSB0_DIR), (IEN | PTD | DIS | M0)) \
192 MUX_VAL(CP(HSUSB0_NXT), (IEN | PTD | DIS | M0)) \
193 MUX_VAL(CP(HSUSB0_DATA0), (IEN | PTD | DIS | M0)) \
194 MUX_VAL(CP(HSUSB0_DATA1), (IEN | PTD | DIS | M0)) \
195 MUX_VAL(CP(HSUSB0_DATA2), (IEN | PTD | DIS | M0)) \
196 MUX_VAL(CP(HSUSB0_DATA3), (IEN | PTD | DIS | M0)) \
197 MUX_VAL(CP(HSUSB0_DATA4), (IEN | PTD | DIS | M0)) \
198 MUX_VAL(CP(HSUSB0_DATA5), (IEN | PTD | DIS | M0)) \
199 MUX_VAL(CP(HSUSB0_DATA6), (IEN | PTD | DIS | M0)) \
200 MUX_VAL(CP(HSUSB0_DATA7), (IEN | PTD | DIS | M0)) \
201 MUX_VAL(CP(I2C1_SCL), (IEN | PTU | EN | M0)) \
202 MUX_VAL(CP(I2C1_SDA), (IEN | PTU | EN | M0)) \
203 MUX_VAL(CP(I2C2_SCL), (IEN | PTU | EN | M4)) \
204 \
205 MUX_VAL(CP(I2C2_SDA), (IEN | PTU | EN | M4)) \
206 \
207 MUX_VAL(CP(I2C3_SCL), (IEN | PTU | EN | M0)) \
208 MUX_VAL(CP(I2C3_SDA), (IEN | PTU | EN | M0)) \
209 MUX_VAL(CP(I2C4_SCL), (IEN | PTU | EN | M0)) \
210 MUX_VAL(CP(I2C4_SDA), (IEN | PTU | EN | M0)) \
211 MUX_VAL(CP(MCSPI1_CS3), (IEN | PTD | DIS | M3)) \
212 MUX_VAL(CP(MCSPI2_CLK), (IEN | PTD | DIS | M3)) \
213 MUX_VAL(CP(MCSPI2_SIMO), (IEN | PTD | DIS | M3)) \
214 MUX_VAL(CP(MCSPI2_SOMI), (IEN | PTD | DIS | M3)) \
215 MUX_VAL(CP(MCSPI2_CS0), (IEN | PTD | DIS | M3)) \
216 MUX_VAL(CP(MCSPI2_CS1), (IEN | PTD | DIS | M3)) \
217 \
218 MUX_VAL(CP(SYS_32K), (IEN | PTD | DIS | M0)) \
219 MUX_VAL(CP(SYS_CLKREQ), (IEN | PTD | DIS | M0)) \
220 MUX_VAL(CP(SYS_NIRQ), (IEN | PTU | EN | M0)) \
221 MUX_VAL(CP(SYS_BOOT0), (IEN | PTD | DIS | M4)) \
222 MUX_VAL(CP(SYS_BOOT1), (IEN | PTD | DIS | M4)) \
223 MUX_VAL(CP(SYS_BOOT2), (IEN | PTD | DIS | M4)) \
224 MUX_VAL(CP(SYS_BOOT3), (IEN | PTD | DIS | M4)) \
225 MUX_VAL(CP(SYS_BOOT4), (IEN | PTD | DIS | M4)) \
226 MUX_VAL(CP(SYS_BOOT5), (IEN | PTD | DIS | M4)) \
227 MUX_VAL(CP(SYS_BOOT6), (IDIS | PTD | DIS | M4)) \
228 MUX_VAL(CP(SYS_OFF_MODE), (IEN | PTD | DIS | M0)) \
229 MUX_VAL(CP(ETK_D1_ES2), (IEN | PTD | EN | M4)) \
230 MUX_VAL(CP(ETK_D2_ES2), (IEN | PTU | EN | M4)) \
231 \
232 MUX_VAL(CP(ETK_D10_ES2), (IDIS | PTD | DIS | M3)) \
233 MUX_VAL(CP(ETK_D11_ES2), (IDIS | PTD | DIS | M3)) \
234 MUX_VAL(CP(ETK_D12_ES2), (IEN | PTD | DIS | M3)) \
235 MUX_VAL(CP(ETK_D13_ES2), (IEN | PTD | DIS | M3)) \
236 MUX_VAL(CP(ETK_D14_ES2), (IEN | PTD | DIS | M3)) \
237 MUX_VAL(CP(ETK_D15_ES2), (IEN | PTD | DIS | M3)) \
238 \
239 MUX_VAL(CP(D2D_MCAD1), (IEN | PTD | EN | M0)) \
240 MUX_VAL(CP(D2D_MCAD2), (IEN | PTD | EN | M0)) \
241 MUX_VAL(CP(D2D_MCAD3), (IEN | PTD | EN | M0)) \
242 MUX_VAL(CP(D2D_MCAD4), (IEN | PTD | EN | M0)) \
243 MUX_VAL(CP(D2D_MCAD5), (IEN | PTD | EN | M0)) \
244 MUX_VAL(CP(D2D_MCAD6), (IEN | PTD | EN | M0)) \
245 MUX_VAL(CP(D2D_MCAD7), (IEN | PTD | EN | M0)) \
246 MUX_VAL(CP(D2D_MCAD8), (IEN | PTD | EN | M0)) \
247 MUX_VAL(CP(D2D_MCAD9), (IEN | PTD | EN | M0)) \
248 MUX_VAL(CP(D2D_MCAD10), (IEN | PTD | EN | M0)) \
249 MUX_VAL(CP(D2D_MCAD11), (IEN | PTD | EN | M0)) \
250 MUX_VAL(CP(D2D_MCAD12), (IEN | PTD | EN | M0)) \
251 MUX_VAL(CP(D2D_MCAD13), (IEN | PTD | EN | M0)) \
252 MUX_VAL(CP(D2D_MCAD14), (IEN | PTD | EN | M0)) \
253 MUX_VAL(CP(D2D_MCAD15), (IEN | PTD | EN | M0)) \
254 MUX_VAL(CP(D2D_MCAD16), (IEN | PTD | EN | M0)) \
255 MUX_VAL(CP(D2D_MCAD17), (IEN | PTD | EN | M0)) \
256 MUX_VAL(CP(D2D_MCAD18), (IEN | PTD | EN | M0)) \
257 MUX_VAL(CP(D2D_MCAD19), (IEN | PTD | EN | M0)) \
258 MUX_VAL(CP(D2D_MCAD20), (IEN | PTD | EN | M0)) \
259 MUX_VAL(CP(D2D_MCAD21), (IEN | PTD | EN | M0)) \
260 MUX_VAL(CP(D2D_MCAD22), (IEN | PTD | EN | M0)) \
261 MUX_VAL(CP(D2D_MCAD23), (IEN | PTD | EN | M0)) \
262 MUX_VAL(CP(D2D_MCAD24), (IEN | PTD | EN | M0)) \
263 MUX_VAL(CP(D2D_MCAD25), (IEN | PTD | EN | M0)) \
264 MUX_VAL(CP(D2D_MCAD26), (IEN | PTD | EN | M0)) \
265 MUX_VAL(CP(D2D_MCAD27), (IEN | PTD | EN | M0)) \
266 MUX_VAL(CP(D2D_MCAD28), (IEN | PTD | EN | M0)) \
267 MUX_VAL(CP(D2D_MCAD29), (IEN | PTD | EN | M0)) \
268 MUX_VAL(CP(D2D_MCAD30), (IEN | PTD | EN | M0)) \
269 MUX_VAL(CP(D2D_MCAD31), (IEN | PTD | EN | M0)) \
270 MUX_VAL(CP(D2D_MCAD32), (IEN | PTD | EN | M0)) \
271 MUX_VAL(CP(D2D_MCAD33), (IEN | PTD | EN | M0)) \
272 MUX_VAL(CP(D2D_MCAD34), (IEN | PTD | EN | M0)) \
273 MUX_VAL(CP(D2D_MCAD35), (IEN | PTD | EN | M0)) \
274 MUX_VAL(CP(D2D_MCAD36), (IEN | PTD | EN | M0)) \
275 MUX_VAL(CP(D2D_CLK26MI), (IEN | PTD | DIS | M0)) \
276 MUX_VAL(CP(D2D_NRESPWRON), (IEN | PTD | EN | M0)) \
277 MUX_VAL(CP(D2D_NRESWARM), (IEN | PTU | EN | M0)) \
278 MUX_VAL(CP(D2D_ARM9NIRQ), (IEN | PTD | DIS | M0)) \
279 MUX_VAL(CP(D2D_UMA2P6FIQ), (IEN | PTD | DIS | M0)) \
280 MUX_VAL(CP(D2D_SPINT), (IEN | PTD | EN | M0)) \
281 MUX_VAL(CP(D2D_FRINT), (IEN | PTD | EN | M0)) \
282 MUX_VAL(CP(D2D_DMAREQ0), (IEN | PTD | DIS | M0)) \
283 MUX_VAL(CP(D2D_DMAREQ1), (IEN | PTD | DIS | M0)) \
284 MUX_VAL(CP(D2D_DMAREQ2), (IEN | PTD | DIS | M0)) \
285 MUX_VAL(CP(D2D_DMAREQ3), (IEN | PTD | DIS | M0)) \
286 MUX_VAL(CP(D2D_N3GTRST), (IEN | PTD | DIS | M0)) \
287 MUX_VAL(CP(D2D_N3GTDI), (IEN | PTD | DIS | M0)) \
288 MUX_VAL(CP(D2D_N3GTDO), (IEN | PTD | DIS | M0)) \
289 MUX_VAL(CP(D2D_N3GTMS), (IEN | PTD | DIS | M0)) \
290 MUX_VAL(CP(D2D_N3GTCK), (IEN | PTD | DIS | M0)) \
291 MUX_VAL(CP(D2D_N3GRTCK), (IEN | PTD | DIS | M0)) \
292 MUX_VAL(CP(D2D_MSTDBY), (IEN | PTU | EN | M0)) \
293 MUX_VAL(CP(D2D_SWAKEUP), (IEN | PTD | EN | M0)) \
294 MUX_VAL(CP(D2D_IDLEREQ), (IEN | PTD | DIS | M0)) \
295 MUX_VAL(CP(D2D_IDLEACK), (IEN | PTU | EN | M0)) \
296 MUX_VAL(CP(D2D_MWRITE), (IEN | PTD | DIS | M0)) \
297 MUX_VAL(CP(D2D_SWRITE), (IEN | PTD | DIS | M0)) \
298 MUX_VAL(CP(D2D_MREAD), (IEN | PTD | DIS | M0)) \
299 MUX_VAL(CP(D2D_SREAD), (IEN | PTD | DIS | M0)) \
300 MUX_VAL(CP(D2D_MBUSFLAG), (IEN | PTD | DIS | M0)) \
301 MUX_VAL(CP(D2D_SBUSFLAG), (IEN | PTD | DIS | M0)) \
302 MUX_VAL(CP(SDRC_CKE0), (IDIS | PTU | EN | M0)) \
303 MUX_VAL(CP(SDRC_CKE1), (IDIS | PTU | EN | M0))
304
305
306
307
308
309int get_board_revision(void)
310{
311 int revision;
312
313 if (!gpio_request(112, "") &&
314 !gpio_request(113, "") &&
315 !gpio_request(115, "")) {
316
317 gpio_direction_input(112);
318 gpio_direction_input(113);
319 gpio_direction_input(115);
320
321 revision = gpio_get_value(115) << 2 |
322 gpio_get_value(113) << 1 |
323 gpio_get_value(112);
324 } else {
325 puts("Error: unable to acquire board revision GPIOs\n");
326 revision = -1;
327 }
328
329 return revision;
330}
331
332
333
334
335
336
337
338void set_muxconf_regs(void)
339{
340 MUX_OVERO();
341}
342