1
2
3
4
5
6
7#ifndef _SYS_PROTO_H_
8#define _SYS_PROTO_H_
9#include <linux/mtd/omap_gpmc.h>
10#include <asm/omap_common.h>
11
12typedef struct {
13 u32 mtype;
14 char *board_string;
15 char *nand_string;
16} omap3_sysinfo;
17
18struct emu_hal_params {
19 u32 num_params;
20 u32 param1;
21};
22
23
24struct board_sdrc_timings {
25 u32 sharing;
26 u32 mcfg;
27 u32 ctrla;
28 u32 ctrlb;
29 u32 rfr_ctrl;
30 u32 mr;
31};
32
33void prcm_init(void);
34void per_clocks_enable(void);
35void ehci_clocks_enable(void);
36
37void memif_init(void);
38void sdrc_init(void);
39void do_sdrc_init(u32, u32);
40
41void get_board_mem_timings(struct board_sdrc_timings *timings);
42int identify_nand_chip(int *mfr, int *id);
43void emif4_init(void);
44void gpmc_init(void);
45void enable_gpmc_cs_config(const u32 *gpmc_config, const struct gpmc_cs *cs,
46 u32 base, u32 size);
47void set_gpmc_cs0(int flash_type);
48
49void watchdog_init(void);
50void set_muxconf_regs(void);
51
52u32 get_cpu_family(void);
53u32 get_cpu_rev(void);
54u32 get_sku_id(void);
55u32 is_gpmc_muxed(void);
56u32 get_gpmc0_type(void);
57u32 get_gpmc0_width(void);
58u32 is_running_in_sdram(void);
59u32 is_running_in_sram(void);
60u32 is_running_in_flash(void);
61u32 get_device_type(void);
62u32 get_boot_type(void);
63void invalidate_dcache(u32);
64u32 wait_on_value(u32, u32, void *, u32);
65void cancel_out(u32 *num, u32 *den, u32 den_limit);
66void sdelay(unsigned long);
67void make_cs1_contiguous(void);
68int omap_nand_switch_ecc(uint32_t, uint32_t);
69void power_init_r(void);
70void do_omap3_emu_romcode_call(u32 service_id, u32 parameters);
71void omap3_set_aux_cr_secure(u32 acr);
72u32 warm_reset(void);
73
74void save_omap_boot_params(void);
75#endif
76